0
| 本文作者: 任然 | 2018-12-06 18:36 |
雷鋒網消息,本周,西部數據(Western Digital)針對其去年推出的RISC-V處理器計劃發布了三項重要公告,公布了基于RISC-V指令集的自研通用架構SweRV和開源的SweRV指令集模擬器(ISS),以及基于以太網OmniXtend的緩存一致性技術。西部數據預計硬件和軟件將用于大數據和快速數據應用的各種解決方案,包括閃存控制器和SSD。

西部數據的SweRV架構是一個32bit順序執行架構,具有雙向超標量設計和9級流水線,采用28nm工藝技術實現,運行頻率高達1.8GHz,可提供4.9 CoreMark/MHz的模擬性能,略高于Arm的Cortex A15架構。西部數據將從2019年第一季度開始將其作為開源產品提供給第三方,希望通過第三方的使用,推動硬件和軟件開發人員最終采用RISC-V指令集。

同時西部數據還推出了開源的SweRV指令集模擬器(ISS)。該程序使軟件設計人員能夠在SweRV內核上模擬其代碼的執行,簡化程序的開發,這對于推動RISC-V的采用非常重要。

除了自己的處理器架構和指令集模擬器外,西部數據還推出了與SiFive共同開發的OmniXtend緩存一致性技術,該技術可實現以太網上的緩存一致性。西部數據希望這一技術可以為處理器附加非易失性內存,但同時表示這種以內存為中心的架構也可用于CPU、GPU、FPGA和機器學習加速器等其他組件。

西部數據沒有公開OmniXtend可提供的最大帶寬,但是應該不會比現有的各版本以太網慢。雖然OmniXtend是開源的,并且可供各方使用,但上述組件(加速器和處理器等)的開發人員是否真正決定使用OmniXtend當然還有待觀察。
雷峰網版權文章,未經授權禁止轉載。詳情見轉載須知。